leyucom樂(lè)魚(yú)官網(wǎng):【校企課程共建】ASIC芯片物理設(shè)計(jì)技術(shù)(二)
作者:leyu樂(lè)魚(yú)發(fā)布時(shí)間:2025-02-11
點(diǎn)擊藍(lán)字,關(guān)注我們
2023年4月4日上午10點(diǎn),微納電子學(xué)系校企共建研究生課程“集成電路設(shè)計(jì)前沿技術(shù)”第二講在中院413教室順利展開(kāi),由孫亞男老師和楊志老師共同主持。
課程有幸邀請(qǐng)到華為海思半導(dǎo)體有限公司的技術(shù)專(zhuān)家李益航作主講人,為同學(xué)們帶來(lái)有關(guān)ASIC后端物理設(shè)計(jì)知識(shí)的講解。
課程開(kāi)始,李益航回顧了硅谷的發(fā)展歷史,概述了芯片設(shè)計(jì)的發(fā)展歷史和摩爾定律。之后,專(zhuān)家以工藝的演進(jìn)對(duì)芯片設(shè)計(jì)的影響作為切入點(diǎn),引出本次講座的主題——芯片物理設(shè)計(jì)技術(shù)leyucom樂(lè)魚(yú)官網(wǎng)。
圖一 專(zhuān)家介紹ASIC芯片設(shè)計(jì)整體流程
李益航為同學(xué)們介紹了ASIC芯片物理設(shè)計(jì)的基本流程leyu·樂(lè)魚(yú)(中國(guó))體育官方網(wǎng)站。芯片的物理設(shè)計(jì)流程涵蓋了從RTL代碼到最終輸出GDS文件的全部流程,是對(duì)多個(gè)電路的多個(gè)不同指標(biāo),如電路面積,走線長(zhǎng)度和功耗等,進(jìn)行優(yōu)化的過(guò)程。同時(shí),專(zhuān)家也向同學(xué)們介紹了芯片物理設(shè)計(jì)中的一些常見(jiàn)技術(shù),如DVFS、AVS等。
圖二 專(zhuān)家介紹synthesis綜合設(shè)計(jì)技術(shù)
之后,李益航重點(diǎn)向大家介紹了芯片物理設(shè)計(jì)流程中的synthesis綜合設(shè)計(jì)技術(shù)。綜合設(shè)計(jì)技術(shù)將RTL代碼轉(zhuǎn)換成電路門(mén)級(jí)網(wǎng)表,其中包括綜合環(huán)境設(shè)置、單元庫(kù)鏈接、設(shè)計(jì)載入等多個(gè)步驟。綜合設(shè)計(jì)的對(duì)象包括單元、網(wǎng)絡(luò)、時(shí)鐘等多個(gè)層級(jí)。
圖三 專(zhuān)家介紹STA靜態(tài)時(shí)序分析技術(shù)
下半場(chǎng)講座,李益航繼續(xù)為介紹synthesis綜合設(shè)計(jì)技術(shù),包括STA靜態(tài)時(shí)序分析技術(shù)、CRPR路徑移除技術(shù)等。同時(shí),專(zhuān)家也為同學(xué)們介紹多種非理想因素,如信號(hào)間的串?dāng)_、電路工藝擾動(dòng)等,對(duì)電路設(shè)計(jì)的影響。專(zhuān)家以多個(gè)案例,幫助大家更好地理解綜合時(shí)序優(yōu)化技術(shù)。
圖四 專(zhuān)家講解芯片設(shè)計(jì)的布局布線技術(shù)
最后,李益航還與同學(xué)們分享了芯片設(shè)計(jì)中的布局布線技術(shù),通過(guò)優(yōu)化線長(zhǎng)的方式來(lái)簡(jiǎn)化布局布線問(wèn)題。同時(shí),專(zhuān)家還分享了多種線長(zhǎng)近似模型和布局布線算法。目前,基于EDA工具,布局布線已有成熟的自動(dòng)化流程,但我們?nèi)匀恍枰P(guān)注算法的競(jìng)爭(zhēng)力。
圖五 孫亞男老師和楊志老師為專(zhuān)家頒發(fā)授課證書(shū)

本次講座進(jìn)入尾聲,同學(xué)們?yōu)閷?zhuān)家獻(xiàn)上了熱烈的掌聲,相信同學(xué)們?cè)谶@次講座后對(duì)芯片后端物理設(shè)計(jì)流程有了更加深入的了解。課間,孫亞男老師和楊志老師也為李益航專(zhuān)家頒發(fā)了授課證書(shū)。
撰稿人:徐瀏凱
排版:王睿
責(zé)任編輯:童曉慧
SJTU
掃碼關(guān)注我們
上海交大微納電子
往期回顧
1、醫(yī)學(xué)講座報(bào)告|遠(yuǎn)離急性心肌梗塞的威脅
2、立志從微,芯心相印|微電子本科F2103903班級(jí)組織主題班團(tuán)活動(dòng)
3、【校企課程共建】移動(dòng)平臺(tái)芯片的能效設(shè)計(jì)技術(shù)
4、【校企課程共建】ASIC芯片物理設(shè)計(jì)技術(shù)(一)